Новейшая архитектура набора команд RISC-V

Новейшая архитектура набора команд RISC-V

Выпуск 5(6679) от 07 марта 2019 г.
РУБРИКА: ВОЕННАЯ ЭЛЕКТРОНИКА

Архитектура RISC‑V Instruction Set (ISA) и стандарты открытого аппаратного обеспечения в перспективе станут новой технологией для проектировщиков военных и аэрокосмических систем. Благодаря обновленному и расширенному набору функций RISC‑V ускорит внедрение инноваций в проектировании данных систем. Кроме того, эта технология полностью соответствует планам правительства США по удержанию пальмы первенства в сфере инноваций.

Архитектура набора команд RISC‑V (The RISC‑V Instruction Set Architecture, RISC‑V ISA) и стандарты открытого аппаратного обеспечения в целом могут стать подходящей перспективной технологией для проектировщиков военных и аэрокосмических систем. По данным компании Microchip Technology (г. Чандлер, шт. Аризона), эта архитектура рассматривается в секторах военных и аэрокосмических систем как перспективное решение и планируется к принятию в качестве общепринятого подхода.

С точки зрения проектирования RISC‑V ISA решает проблему минимизации энергопотребления, сокращения числа используемых материалов и оптимизации пространства на печатной плате. По мнению специалистов корпорации SiFive (г. Сан-Матео, шт. Калифорния), благодаря RISC‑V ISA возможно сразу создать интегральную схему в полном соответствии с желаемыми характеристиками.



Источник: Microchip Technology

Американский солдат применяет устройства с архитектурой RISC‑V Instruction Set (ISA)


Правительство США считает, что, если американские производители не будут удерживать лидирующие позиции во всем, что связано с инновациями, то Китай перехватит инициативу.

Кроме того, RISC‑V ISA дает правительственным подрядчикам возможность проверять интегральные схемы на уровне регистровых передач (RTL). Многим правительственным ведомствам требуется возможность проверять любые ИС, имеющие отношение к определенным секретным применениям, и без точной информации о том, что содержится в ИС, они не будут допущены к использованию.

Кроме того, фирмы, занятые в сфере аэрокосмической и оборонной электроники, заинтересованы в работе с ОС Linux в режиме реального времени. В конце прошлого года Microchip Technology через свою дочернюю компанию Microsemi Corp. представила архитектуру для нового класса систем на кристалле (SoC) вентильных матриц, программируемых пользователем (FPGA), которые объединяют семейство PolarFire FPGA с полной микропроцессорной подсистемой на основе открытой, не требующей выплаты роялти RISC‑V ISA. Архитектура обеспечивает возможность детерминированной асимметричной многопроцессорной обработки (AMP) в реальном масштабе времени для платформ Linux в кластере многоядерных когерентных центральных процессоров (ЦП). Архитектура системы на кристалле (SoC) PolarFire, разработанная в сотрудничестве с SiFive, имеет подсистему памяти второго уровня (L2) объемом 2 МБайт, которую можно настроить как сверхоперативную память (кэш), блокнот или ЗУ с прямым доступом.

Эти ранние разработки выглядят весьма многообещающими. Представители Microchip считают, что RISC‑V ISA станет очень важным решением для аэрокосмической и оборонной промышленности в течение следующих 40 или 50 лет.

 

McKeefry Hailey Lynne. RISCV Eases Innovation in Military/Aerospace Designs. EE Times, February 15, 2019: https://www.eetimes.com/document.asp?doc_id=1334330


ЧИТАЙТЕ ТАКЖЕ